سورنا فایل

مرجع دانلود فایل ,تحقیق , پروژه , پایان نامه , فایل فلش گوشی

سورنا فایل

مرجع دانلود فایل ,تحقیق , پروژه , پایان نامه , فایل فلش گوشی

پایان نامه طراحی و ساخت درایور و مدار قرائت CCD رنگی خطی مبتنی بر FPGA (دوره ی کارشناسی)

اختصاصی از سورنا فایل پایان نامه طراحی و ساخت درایور و مدار قرائت CCD رنگی خطی مبتنی بر FPGA (دوره ی کارشناسی) دانلود با لینک مستقیم و پر سرعت .

پایان نامه طراحی و ساخت درایور و مدار قرائت CCD رنگی خطی مبتنی بر FPGA (دوره ی کارشناسی)


پایان نامه طراحی و ساخت درایور و مدار قرائت CCD رنگی خطی مبتنی بر FPGA (دوره ی کارشناسی)

نام محصول  پایان نامه طراحی و ساخت درایور و  مدار قرائت  CCD رنگی خطی مبتنی بر FPGA

فرمت : Word

تعداد صفحات : 230

زبان : فارسی

رشته : مهندسی برق، گرایش الکترونیک

سال گردآوری : آبان ماه 94

 

 

چکیده       

    قطعه CCD یک سنسور تصویربرداری پرکاربرد است که در رأس کار با دوربین های تصویربرداری قرار می گیرد. در این پروژه هدف ساخت مدارات بازخوانی CCD مبتنی بر FPGA است که با زبان توصیف سخت افزار VHDL در نرم افزار  ISE14.7 پیاده سازی شده است. با نوشتن دستورات لازم در محیط برنامه نویسی، تایمینگ های مورد نیاز که مجموعه ای از کلاک های دستوری و کنترلی می باشند را تولید کردیم و با استفاده از این تایمینگ ها CCD  را راه اندازی نمودیم.

سنسور تصویربرداری CCD، به شماره ICX432DQ، از شرکتSONY با تعداد پیکسل مؤثر 2088(H)*1550(V)، و تراشه FPGA  به شماره XC3S400-4PQ208  از خانواده Spartan3 محصول شرکت Xilinx انتخاب شده است.

مهم‌ترین واحد مدار خواندن CCD، مولد تایمینگ است، که سیگنال‌های کنترلی و کلاک‌های بازخوانی مورد نیاز برای تصویربرداری و کنترل CCD را تولید می‌نماید. بنابراین در این پروژه، طراحی و ساخت مدارات تایمینگ سنسور تصویربرداری CCD از اهمیت ویژه ای برخوردار است .

به منظور وضوح تصویر برداری، باید اطلاعات تصویری گرفته شده توسط سنسور از محیط اطراف از طریق لنز خارجی که  بر روی سنسور تعبیه کردیم  عبور کند. سپس با اعمال کلاک‌های مناسب به درایور های عمودی CCD، در خروجی سنسور اطلاعات تصویر به صورت خط به خط بازخوانی می‌شود. سیگنال خروجی به صورت آنالوگ می باشد و به شدت تحت تأثیر انواع نویزها قرار دارد و برای نمایش بر روی مانیتور نیاز به یک سری پردازش اولیه دارد. به همین منظور پس از تقویت توسط پیش‌تقویت‌کننده، معکوس شده تا نویز آن به مقدار قابل توجهی بهبود یابد.

واژگان کلیدی: CCD، FPGA، VHDL، مدار خواندن، مولد تایمینگ، کلاک، درایور عمودی


دانلود با لینک مستقیم


پایان نامه طراحی و ساخت درایور و مدار قرائت CCD رنگی خطی مبتنی بر FPGA (دوره ی کارشناسی)
نظرات 0 + ارسال نظر
برای نمایش آواتار خود در این وبلاگ در سایت Gravatar.com ثبت نام کنید. (راهنما)
ایمیل شما بعد از ثبت نمایش داده نخواهد شد